[U-Boot-Users] MIPS:Start.S

Chetan Nanda chetannanda at gmail.com
Tue May 13 15:34:15 CEST 2008


2008/5/13 wangjiankun820624 <wangjiankun820624 at 163.com>:
>
>
>
>  I want to know the function of the section following below in
> cpu\mips\start.S. Thank you!
> #endif
>         RVECENT(romReserved,3)
>         RVECENT(romReserved,4)
>         RVECENT(romReserved,5)
>         RVECENT(romReserved,6)
>         RVECENT(romReserved,7)
>         RVECENT(romReserved,8)
>         RVECENT(romReserved,9)
>         RVECENT(romReserved,10)
>         RVECENT(romReserved,11)
>         RVECENT(romReserved,12)
>         RVECENT(romReserved,13)
>         RVECENT(romReserved,14)
>         RVECENT(romReserved,15)
>         RVECENT(romReserved,16)
>         RVECENT(romReserved,17)
>         RVECENT(romReserved,18)
>         RVECENT(romReserved,19)
>         RVECENT(romReserved,20)
>         RVECENT(romReserved,21)
>         RVECENT(romReserved,22)
>         RVECENT(romReserved,23)
>         RVECENT(romReserved,24)
>         RVECENT(romReserved,25)
>         RVECENT(romReserved,26)
>         RVECENT(romReserved,27)
>         RVECENT(romReserved,28)
>         RVECENT(romReserved,29)
>         RVECENT(romReserved,30)
>         RVECENT(romReserved,31)
>         RVECENT(romReserved,32)
>         RVECENT(romReserved,33)
>         RVECENT(romReserved,34)
>         RVECENT(romReserved,35)
>         RVECENT(romReserved,36)
>         RVECENT(romReserved,37)
>         RVECENT(romReserved,38)
>         RVECENT(romReserved,39)
>         RVECENT(romReserved,40)
>         RVECENT(romReserved,41)
>         RVECENT(romReserved,42)
>         RVECENT(romReserved,43)
>         RVECENT(romReserved,44)
>         RVECENT(romReserved,45)
>         RVECENT(romReserved,46)
>         RVECENT(romReserved,47)
>         RVECENT(romReserved,48)
>         RVECENT(romReserved,49)
>         RVECENT(romReserved,50)
>         RVECENT(romReserved,51)
>         RVECENT(romReserved,52)
>         RVECENT(romReserved,53)
>         RVECENT(romReserved,54)
>         RVECENT(romReserved,55)
>         RVECENT(romReserved,56)
>         RVECENT(romReserved,57)
>         RVECENT(romReserved,58)
>         RVECENT(romReserved,59)
>         RVECENT(romReserved,60)
>         RVECENT(romReserved,61)
>         RVECENT(romReserved,62)
>         RVECENT(romReserved,63)
>         XVECENT(romExcHandle,0x200)     /* bfc00200: R4000 tlbmiss vector */
>         RVECENT(romReserved,65)
>         RVECENT(romReserved,66)
>         RVECENT(romReserved,67)
>         RVECENT(romReserved,68)
>         RVECENT(romReserved,69)
>         RVECENT(romReserved,70)
>         RVECENT(romReserved,71)
>         RVECENT(romReserved,72)
>         RVECENT(romReserved,73)
>         RVECENT(romReserved,74)
>         RVECENT(romReserved,75)
>         RVECENT(romReserved,76)
>         RVECENT(romReserved,77)
>         RVECENT(romReserved,78)
>         RVECENT(romReserved,79)
>         XVECENT(romExcHandle,0x280)     /* bfc00280: R4000 xtlbmiss vector
> */
>         RVECENT(romReserved,81)
>         RVECENT(romReserved,82)
>         RVECENT(romReserved,83)
>         RVECENT(romReserved,84)
>         RVECENT(romReserved,85)
>         RVECENT(romReserved,86)
>         RVECENT(romReserved,87)
>         RVECENT(romReserved,88)
>         RVECENT(romReserved,89)
>         RVECENT(romReserved,90)
>         RVECENT(romReserved,91)
>         RVECENT(romReserved,92)
>         RVECENT(romReserved,93)
>         RVECENT(romReserved,94)
>         RVECENT(romReserved,95)
>         XVECENT(romExcHandle,0x300)     /* bfc00300: R4000 cache vector */
>         RVECENT(romReserved,97)
>         RVECENT(romReserved,98)
>         RVECENT(romReserved,99)
>         RVECENT(romReserved,100)
>         RVECENT(romReserved,101)
>         RVECENT(romReserved,102)
>         RVECENT(romReserved,103)
>         RVECENT(romReserved,104)
>         RVECENT(romReserved,105)
>         RVECENT(romReserved,106)
>         RVECENT(romReserved,107)
>         RVECENT(romReserved,108)
>         RVECENT(romReserved,109)
>         RVECENT(romReserved,110)
>         RVECENT(romReserved,111)
>         XVECENT(romExcHandle,0x380)     /* bfc00380: R4000 general vector */
>         RVECENT(romReserved,113)
>         RVECENT(romReserved,114)
>         RVECENT(romReserved,115)
>         RVECENT(romReserved,116)
>         RVECENT(romReserved,116)
>         RVECENT(romReserved,118)
>         RVECENT(romReserved,119)
>         RVECENT(romReserved,120)
>         RVECENT(romReserved,121)
>         RVECENT(romReserved,122)
>         RVECENT(romReserved,123)
>         RVECENT(romReserved,124)
>         RVECENT(romReserved,125)
>         RVECENT(romReserved,126)
>         RVECENT(romReserved,127)
>         XVECENT(romExcHandle,0x400)     /* bfc00400: */
>         RVECENT(romReserved,129)
>         RVECENT(romReserved,130)
>         RVECENT(romReserved,131)
>         RVECENT(romReserved,132)
>         RVECENT(romReserved,133)
>         RVECENT(romReserved,134)
>         RVECENT(romReserved,135)
>         RVECENT(romReserved,136)
>         RVECENT(romReserved,137)
>         RVECENT(romReserved,138)
>         RVECENT(romReserved,139)
>         RVECENT(romReserved,140)
>         RVECENT(romReserved,141)
>         RVECENT(romReserved,142)
>         RVECENT(romReserved,143)
>         RVECENT(debugHandler,0x480)     /* bfc00480:  Debug vector*/
>         RVECENT(romReserved,145)
>         RVECENT(romReserved,146)
>         RVECENT(romReserved,147)
>         RVECENT(romReserved,148)
>         RVECENT(romReserved,149)
>         RVECENT(romReserved,150)
>         RVECENT(romReserved,151)
>         RVECENT(romReserved,152)
>         RVECENT(romReserved,153)
>         RVECENT(romReserved,154)
>         RVECENT(romReserved,155)
>         RVECENT(romReserved,156)
>         RVECENT(romReserved,157)
>         RVECENT(romReserved,158)
>         RVECENT(romReserved,159)
>         /* Reserve extra space so that when we use the boot bus local memory
>         ** segment to remap the debug exception vector we don't overwrite
>         ** anything useful */
>
it is just a way to install vector table for interrupts and exception
for MIPS processor.
Anyone correct me if I am wrong
>
> ________________________________
> º¼Öݸ´µØÁ¬³Ç¹ú¼ÊµØÌúÉú»î·½Ê½£¬76-134©O¾«Æ··¿Ô´ÈÈÏúÖÐ
> -------------------------------------------------------------------------
> This SF.net email is sponsored by: Microsoft
> Defy all challenges. Microsoft(R) Visual Studio 2008.
> http://clk.atdmt.com/MRT/go/vse0120000070mrt/direct/01/
> _______________________________________________
> U-Boot-Users mailing list
> U-Boot-Users at lists.sourceforge.net
> https://lists.sourceforge.net/lists/listinfo/u-boot-users
>
>


More information about the U-Boot mailing list